Noen gang lurt på hva slags chip design eller kretser gjøre våre daglige gadgets kjøre? Sjansene er, hver gadget vi har inneholder en ASIC eller en applikasjonsspesifikk integrert krets. En ASIC er i utgangspunktet en krets konstruert for en bestemt anvendelse i stedet for en krets konstruert for generelle formål. For eksempel er en chip laget for å kjøre en laptop som kalles en ASIC. Moderne strukturerte ASIC har mange funksjoner, inkludert minneblokker, 32-bits prosessorer, RAM, Flash ROM, EEPROM, og andre store byggeklosser. Disse ASIC er også kjent som et system-på-en-brikke, eller en SoC. ASIC ingeniører kommet opp med SoC design gjennom maskinvare beskrivelse språk (HDL) som VHDL eller Verilog å gjøre chip design funksjonell.
Det pleide å være at en produsent ville velge en ASIC design ingeniør og anvende sin design ved hjelp av ingeniør verktøy. Selv om tredjeparts ASIC design verktøy kan lånes, koblingen var ikke effektive nok for tredjepart å lage layout og halvledere prosess. De fleste ASIC ingeniører endte opp med å få fabrikk konkrete verktøy for å fullføre sin chip design. Senere, en løsning på dette problemet fremkom, og ble kalt Standard Cell. Hver ASIC design ingeniør kan nå opprette chip design med bestemte egenskaper som kapasitans, forplantning forsinkelse, og induktans. Standard Cell har stor elektrisk ytelse og høy port tetthet. Flere år senere, logikk syntese verktøy aktivert etableringen av SICS eller standard celle integrerte kretser, som så ble brukt til å produsere ASIC.
Fordelene med fullt tilpasset chip design at ASIC gjort tilgjengelig inkluderer ytelsesforbedringer, redusert tilbakevendende komponentkostnader, og evnen til å integrere pre-designede komponenter og analoge komponenter på en chip. Det er flere ulemper for ASIC design også, inkludert mer komplekse dataassistert design, økt design tid, økt produksjon, økt ingeniørkostnader, og behovet for å ha flere dyktige og kvalifiserte ASIC ingeniører i designteamet. Siden vanlige celler og moderne DAK-systemer kan brukes til digital design til en rimelig ytelse kost-nytte, produsenter bruker dem mye i dag. Med bruk av automatiske layoutverktøy, er det mulig å manuelt justere eller optimalisere alle aspekter av chip design.
Et annet alternativ som er stadig mer populært i dag er strukturert ASIC. Strukturert ASIC har redusert ASIC design syklus tid og produksjon syklus tid i forhold til andre ASIC fordi de gjør bruk av forhåndsdefinerte metall lag og pre-preget valg av silisium. De logikk maske lag er også forhåndsdefinert av ASIC ingeniør. En strukturert ASIC design er fullført ved å lage tilpassede metall lag som vil gjøre egendefinerte forbindelser mellom elementer. Strukturert ASIC blir hyllet av mange ingeniører som brua som vil bringe sammen standard celle ASIC chips og gate arrays. Hva gjør strukturert ASIC design attraktivt er at den lar vanlige IP bygges inn i arkitekturen, sparer ASIC ingeniør mer penger og tid, i forhold til utforming av en IP inn i en standard celle ASIC.
Følgende er en liste over IDM ASIC produsenter:
Texas Instruments
Toshiba
Samsung
Hitachi
Fujitsu
På Semiconductors
Infineon Technologies
Cavium Networks
Avago Technologies
LSI Corporation
Du kan finne ut mer om ASIC design av å ta kurs fra et akkreditert online universitet.
Slik Forstå ASIC Design
Next Page:Slik Degauss den Monitor